Tugas Pendahuluan 1 Modul 2 Sistem Digital



1. Kondisi ( Kembali )

Percobaan no 1 Kondisi 1 :

        Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care.

2. Komponen ( Kembali )

  • LOGIC PROBE
  • Saklar SPDT
  • J-K Flip - Flop 
  • D-Flip - Flop

3. Rangkaian Simulasi ( Kembali )

4. Video ( Kembali )

Percobaan 1 Kondisi 1 :



    

5. Prinsip Kerja ( Kembali )

Percobaan 1 Kondisi 1 :

    Pertama  kita lihat prinsip kerja dari j-k Flip flop pada gambar yang terletak di sebelah kanan , dapat dilihat jika input nya masing masing yaitu ke R = 0 dan ke S = 1, dan didapatkan output Q = 0 dan Q aksen = 1. kondisi ini merupakan kondisi reset.
    kondisi reset ini disebabkan arus yang mengalir kepada gerbang QR adalah logika 0 sehingga menyebabkan input low aktif dan menyebabkan kondisi reset
    selanjutnya kita lihat prinsip kerja dari D Flip Flop, dilihat pada gambar output yang mengalir ke kaki R = 1 sehingga menyebabkan kondisi Reset.

Note : jika gerbang J dan K diubah maka tidak terjadi apa apa karena kondisi yang terjadi adalah kondisi reset, gerbang J dan K dapat mengubah output apabila dalam kondisi tertentu 

6. Link Download ( Kembali )

File Rangkaian             download
File Video                    download

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI UNTUK MATA KULIAH KIMIA Oleh: Dani Pramana Putra (2010952012) Dosen Pengampu: Darwison, M.T TEKNIK ELEKTRO FAKU...