Tugas Pendahuluan 1 Modul 3 Sistem Digital



1. Kondisi ( Kembali )

Percobaan no 1 Kondisi 1 :

        Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care.

2. Komponen ( Kembali )

  • Saklar SPDT
  • J-K Flip - Flop 
  • Seven Segment

3. Rangkaian Simulasi ( Kembali )


4. Video ( Kembali )

Percobaan 1 Kondisi 1 :

    

5. Prinsip Kerja ( Kembali )

Percobaan 1 Kondisi 1 :

    Rangkaian counter diatas terdiri dari 4 JK Flip Flop, 1 IC74LS48 dan 1 seven segmen. Rangkaian yang tertera pada gambar disebut rangkaian Counter asyncronus. pada rangkaian ini output masing masing flip flop akan berubah dari kondisi 0 ke kondisi 1 secara bergirilan,  yang pertamanya dari sebelah kiri ke kanan dan sampai ke kanan ujung, kondisi ini dikarenakan adanya kondisi toggle dari masing" jk flip flop yang menyebabkan masing" output dari flip flop berubah - ubah

6. Link Download ( Kembali )

File Rangkaian             download
File Datasheet              download
File Video                     download

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI UNTUK MATA KULIAH KIMIA Oleh: Dani Pramana Putra (2010952012) Dosen Pengampu: Darwison, M.T TEKNIK ELEKTRO FAKU...