1. Kondisi ( Kembali )
Percobaan no 2 Kondisi 11 :
Buatlah sebuah rangkaian lengkap yang memuat 3 gerbang NAND dengan 2, 3 input dan 4 input, kemudian gerbang NOR dengan 2 dan 4 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.
2. Komponen ( Kembali )
- LOGIC PROBE
- CLK
- SW-SPDT
- T-Flip Flop
3. Rangkaian Simulasi ( Kembali )
Rangkaian Percobaan 2 Kondisi 11 :
4. Video ( Kembali )
Percobaan 2 Kondisi 11 :
\
5. Prinsip Kerja ( Kembali )
Rangkaian T-flipflop dibuat dengan menggunakan J-K Flip-flop yang inputnya dijadikan satu. pada percobaan ini Arus dari power mengalir ke B2 menuju clock. pada B1 dan B0 inputnya clock , untuk B1 outputnya dihubungkan pada S dan untuk B0 outputnya dihubungkan pada R ,saat rangkaian dijalankan nilai dari S dan R itu berubah-ubah , pada J dan K karna dalam satu input nilainya berlogika 1, dan pada clock berlogika 1, sehingga pada output yang dihasilkan pada Q itu berubah ubah dan pada Q^ berada pada logika 1, dimana kondisi saat ouput berlogika 0 dan 1 , menunjukan dalam keadaan reset sedangkan saat keadaan ouput berlogika 1 dan 1 , menunjukkan dalam keadaan togel, kejadian ini bertukar sesuai dengan input clock
6. Link Download ( Kembali )
File Rangkaian download
File Video download
Tidak ada komentar:
Posting Komentar